Aus RN-Wissen.de
Wechseln zu: Navigation, Suche
Balkonkraftwerk Speicher und Wechselrichter Tests und Tutorials

(erklärung zeitmessung und synchronisation)
(erklärung zeitmessung und synchronisation)
Zeile 9: Zeile 9:
  
 
handelt es sich bei dem hier vorgestelltem code wirklich um einen voll lauffähigen code ?
 
handelt es sich bei dem hier vorgestelltem code wirklich um einen voll lauffähigen code ?
 +
 +
---
 +
 +
Hi, danke für den Hinweis. Da sind wohl 2 Zeilen beim Bearbeiten oder so verschütt gegangen (die Deklaration von <tt>tcnt0</tt> et.al. in der INTx-ISR)
 +
 +
Die Software verwende ich in vielen Projekten (oft auch einfach als Tasterersatz, braucht ja nur ein Port), auch zusammen mit anderen aktivierten IRQs (UART, SPI, Timer, INT), idR auf drei Prioritätsebenen:
 +
 +
0: normale Applikationseben
 +
 +
1: Interupt: (unterbrechbare ISRs)
 +
 +
2: Signal: (nichtunterbrechbare ISRs)
 +
 +
Das RC5-Zeug läuft bei mir auf Ebene 2.
 +
 +
--[[Benutzer:SprinterSB|SprinterSB]] 16:54, 24. Aug 2006 (CEST)

Version vom 24. August 2006, 16:54 Uhr

Ob es machbar wäre den Schaltplan um die Siebbauteile am TSOP zu erweitern, oder quasi als empfohlene Variante zusätzlich dazuzusetzen? Das erleichtert dem TSOP die Funktion auch in gestörter Umgebung und erlaubt damit deutlich höhere Reichweiten.

Ich bin in diesem Teil des Forums absolut unerfahren und traue mir (noch) nicht zu es selbst zu erledigen.

erklärung zeitmessung und synchronisation

versuche gerade den abgebildeten code zu verstehen - irgendwie fehlen mir die punkte zeitmessung/synchronisation im code. d.h. start einer zeitmessung bei flankenwechsel (=synchronisation), rücksetzen des timer-counters bevor überlauf

handelt es sich bei dem hier vorgestelltem code wirklich um einen voll lauffähigen code ?

---

Hi, danke für den Hinweis. Da sind wohl 2 Zeilen beim Bearbeiten oder so verschütt gegangen (die Deklaration von tcnt0 et.al. in der INTx-ISR)

Die Software verwende ich in vielen Projekten (oft auch einfach als Tasterersatz, braucht ja nur ein Port), auch zusammen mit anderen aktivierten IRQs (UART, SPI, Timer, INT), idR auf drei Prioritätsebenen:

0: normale Applikationseben

1: Interupt: (unterbrechbare ISRs)

2: Signal: (nichtunterbrechbare ISRs)

Das RC5-Zeug läuft bei mir auf Ebene 2.

--SprinterSB 16:54, 24. Aug 2006 (CEST)


LiFePO4 Speicher Test